《FPGA/CPLD系統(tǒng)設計與應用案例》從數(shù)字電子技術入手,系統(tǒng)講解了組合邏輯電路及時序邏輯電路的基本知識以及常用邏輯電路運用和設計。在此基礎上以Altera公司的可編程邏輯器件、MAX+plus Ⅱ開發(fā)工具為平臺講解了可編程邏輯器件的應用設計方法,最后通過EDA工程實例將數(shù)字電子技術與EDA有機結合,講解了常用邏輯電路在可編程邏輯器件上的實現(xiàn)。《FPGA/CPLD系統(tǒng)設計與應用案例》共分為四大部分:數(shù)字電子技術(邏輯代數(shù)、組合邏輯電路、時序邏輯電路)、可編程邏輯器件及開發(fā)工具(可編程邏輯器件、MAX+plusⅡ概述、原理圖輸入法設計、設計項目編譯、電路仿真與時序分析、其他輸入設計法和器件編程)、硬件描述語言VHDL和EDA工程實例?!禙PGA/CPLD系統(tǒng)設計與應用案例》可供計算機、電子信息、自動化等專業(yè)的高校師生學習、參考,對電子工程技術人員也有實用價值。