本書從實際設計的角度出發(fā),翔實地介紹了面向CPLD/FPGA的Verilog設計,使讀者從可編程邏輯器件及硬件描述語言設計兩個方面來掌握實際設計中的方法和技巧。本書分為器件篇、語言篇、軟件篇和實戰(zhàn)篇來介紹相應的知識體系。器件篇著重介紹了Altera公司的CYCKONEⅡ系列FPGA的結構,以及如何使用FPGA器件內部的各種資源;語言篇詳細講解了Verilog HDL的相關內容;軟件篇介紹了一款強大的仿真工具ModelSim和Altera公司的集成開發(fā)環(huán)境QuartusⅡ6.0;實戰(zhàn)篇再現(xiàn)了一個數(shù)字系統(tǒng)的設計過程,旨在拋磚引玉,讓初學者能夠快速上手。本書主要供從事CPLD/FPGA設計的工程技術人員自學或參考,也可作為高等院校電子、通信、計算機等相關專業(yè)高年級本科生和研究生的參考用書。